Учебно-научный центр Mentor Graphics - МИЭТ

Система конструкторско-технологических ограничений Constraint Editor System (CES)

Назначение конструкторско-технологических и электрических ограничений. Возможно, создавать, редактировать и управлять ограничениями, как из схемотехнического (DxDesigner), так и из топологического (Expedition PCB) редактора. Рекомендуется задавать топологические параметры автору электрической схемы совместно с конструктором-топологом.

    Возможности:
  • Сокращает затраты и цикл проектирования за счет устранения ошибок на стыках отдельных этапов, часто приводящих к необходимости повторного запуска платы в производство.
  • Учитывает текущие и потенциальные требования к системе, непосредственно управляя размещением и трассировкой с помощью заданных ограничений.
  • На протяжении всего маршрута проектирования отслеживает единые правила, относящиеся к переименованию цепей, добавлению и удалению связей, перестановке контактов и вентилей внутри корпуса, изменению структуры слоев платы, и т.п.
  • Поддерживает концепции повторного использования блоков и узлов проекта и многовариантного проектирования, снижая стоимость и улучшая качество проекта.
  • Простая в использовании, табличная система ввода ограничений, повышает продуктивность работы инженера
  • Иерархические классы правил проектирования с передачей значения параметра ограничения по всей иерархии
  • Специальные шаблоны ограничений для шины сигналов
  • Создание дифференциальных пар методом автоматического согласования параметров
  • Редактор послойной структуры платы с возможностью задания импеданса